Mikael Brogsten

Mikael Brogsten

FPGA-utvecklare

Mikael är en engagerad och positiv utvecklare som är specialiserad på systemkonstruktion med FPGA-teknik. Han arbetar gärna med produktutveckling i teknikens framkant och drivs av att hitta effektiva lösningar på komplexa problem. Med en god förståelse för inbyggda system och samverkan mellan HW/FW/SW, i kombination med goda kunskaper inom signalbehandling, blir Mikael en effektiv och uppskattad resurs i teamet. Både som teamledare och utvecklare stävar han efter att vidareutveckla sin egen såväl som teamets kompetensnivå. Mikael värdesätter teamets samarbetsförmåga och handlingskraftighet såväl som en modern utvecklingsmiljö med agil arbetsmetodik som främjar kontinuerlig integration och testdriven produktutveckling.

Ansvarig affärsledare:

Niklas Rengfors

niklas.rengfors@berotec.se

0724542080

Huvudkompetenser

5

Expert inom området

Är mycket kompetent inom området och kan arbeta i ledande befattning.

FPGA

VHDL

Xilinx

Altera

Test automation and simulation

4

Mycket hög kompetens

Arbetar självständigt och kan leda, bilda och utveckla inom området.

Matlab

Simulink

Gerrit/Jenkins

Atlassian Jira

Embedded systems

Agile Scrum Methodology

IP

3

Hög kompetens

Har haft flera uppdrag inom området och kan arbeta självständigt.

Digital signal processing

Python programmering

Software Development

Software Development

Teamledare

SMPTE 2110

Time synchronization

RTP

2

Medelkompetens

Arbetat inom området i 1-3 år och hanterar viss svårighetsgrad.

C-programmering

JPEG2000

Här hittar du definitionerna av våra kompetensnivåer.

Utvalda projekt och uppdrag

Sr. FPGA Designer

FPGA-utveckling av terabitrouter för fiberoptiska nätverk

Arbetet bestod av både FPGA pin-out och utveckling av testapplikation för tillverkning av två nya kretskort så väl som funktionsutveckling för switch- och linjekort. Bland annat utvecklade jag bakplanskommunikation bestående av multipla seriella höghastighetslänkar á 25 Gbit/s och ett kommunikationsprotokoll för dataöverföring och synkronisering mellan 100G linjekort och switchkort. Jag arbetade också övergripande med floorplan, constraints och statisk tidsanalys för att möta timing i den senaste generationen kretsar som tillverkas med "multi-die & stacked silicon" teknik.

Xilinx FPGA devices: Virtex Ultrascale+

FPGA

Atlassian Jira

Vivado

Xilinx

25Gbps transceivers

Net Insight

Sr. FPGA Designer | Team Lead

FPGA-utveckling av bildbehandlingsalgoritmer för aktiva säkerhetssystem.

Aretet bestod av VHDL implementation av algoritmer för bildbehandling och objektklassificering så väl som C kod för tillhörande drivrutin samt plattformsutveckling och pin-out för nya kretskort. Även utveckling av mjukvarugränssnitt mot processor-system, kamerainterface och direkt minnesaccess för strömmande resultat av bildbehandling.

Arbetsflödet för implementation av algoritmer bestod av bitexakt översättning från C kod till beteendemodellering i VHDL, följt av inkrementell förfining för att uppnå en syntetiserbar & resurseffektiv komponent. Verifiering bestod av regressionstestning med så väl testbänkar och simulator som kontinuerlig integration och körning i testrigg i labbet.

Som teamledare hade jag primärt ansvar för FPGAns funktionalitet och arkitektur, kravuppfyllnad, underhållbarhet, återanvändning av kod, verifieringsplan, uppfyllnad av standarder, utvecklingsmetodik och licenshantering.

Xilinx FPGA devices: Zynq-7 SoC, Zynq Ultrascale+ MPSoC

C-programmering

MKS (PTC) Integrity

FPGA

Vivado

Gerrit/Jenkins

Python

Digital Image Processing

SOC

Xilinx

Autoliv

Det gick inte att exportera CV:t

Var god försök igen och kontakta Cinode om felet kvarstår.

!